Altera CPRI v6.0 MegaCore Function podręczniki

Instrukcje obsługi i podręczniki użytkownika dla Urządzenia pomiarowe Altera CPRI v6.0 MegaCore Function.
Dostarczamy 1 pdf podręczników Altera CPRI v6.0 MegaCore Function do pobrania za darmo według typów dokumentów: Instrukcja Użytkownika


Spis treści

101 Innovation Drive

1

San Jose, CA 95134

1

Contents

2

About the CPRI v6.0 IP Core

5

Device Family Support

7

IP Core Verification

8

Release Information

10

Related Information

11

Installation and Licensing

13

2014.08.18

14

File Name Description

15

CPRI v6.0 IP Core Parameters

18

Parameter Range Default

20

Parameter Description

20

Adding the Clean-Up PLL

23

Adding the External TX PLL

24

Simulating Altera IP Cores

27

Understanding the Testbench

28

Running the Testbench

28

Parameter Value

29

Functional Description

31

Information

35

AUX Interface

39

AUX Interface Signals

40

AUX RX Interface Data Signals

41

AUX TX Interface Data Signals

42

AUX Interface Synchronization

47

Auxiliary Latency Cycles

47

Direct IQ Interface

51

Direct HDLC Serial Interface

57

RX MII Signals

62

TX MII Signals

63

MII Status Signals

64

CPU Interface Signals

66

Specifying the Control Word

67

Auto-Rate Negotiation

70

Extended Delay Measurement

71

Resolution

72

Deterministic Latency

73

CPRI Link

75

Interface to the External PLL

78

Testing Features

79

CPRI v6.0 IP Core Signals

82

Clock Name

86

Direction

86

CPRI v6.0 IP Core Registers

90

2015.02.16

91

INTR Register

92

L1_STATUS Register

92

L1_CONFIG Register

93

BIT_RATE_CONFIG Register

94

PROT_VER Register

95

TX_SCR Register

96

RX_SCR Register

96

CM_CONFIG Register

97

CM_STATUS Register

98

START_UP_SEQ Register

98

START_UP_TIMER Register

99

FLSAR Register

100

CTRL_INDEX Register

100

TX_CTRL Register

101

RX_CTRL Register

102

RX_ERR Register

102

LOOPBACK Register

103

RX_BFN Register

103

Bits Field Name Type Value on

104

Description

104

TX_DELAY Register

105

RX_DELAY Register

106

TX_EX_DELAY Register

107

RX_EX_DELAY Register

107

ROUND_TRIP_DELAY Register

108

XCVR_BITSLIP Register

108

UG-01156

110

Subscribe

110

Send Feedback

110

Altera Corporation

112

Additional Information

113

How to Contact Altera

114

Typographic Conventions

114

Visual Cue Meaning

115





Więcej produktów i instrukcji dla Urządzenia pomiarowe Altera

Modele Rodzaj dokumentu
Cyclone II FPGA Starter Instrukcja Użytkownika   Altera Cyclone II FPGA Starter User Manual, 50 strony
Cyclone II PowerPlay Early Power Estimator Instrukcja Użytkownika   Altera Cyclone II PowerPlay Early Power Estimator User Manual, 48 strony
Cyclone III LS FPGA Instrukcja Użytkownika   Altera Cyclone III LS FPGA User Manual, 42 strony
CPRI IP Core Instrukcja Użytkownika   Altera CPRI IP Core User Manual, 220 strony
Cyclone V E FPGA Instrukcja Użytkownika   Altera Cyclone V E FPGA User Manual, 38 strony
Cyclone V GT FPGA Instrukcja Użytkownika   Altera Cyclone V GT FPGA User Manual, 50 strony
Cyclone V GX FPGA Instrukcja Użytkownika   Altera Cyclone V GX FPGA User Manual, 38 strony
Cyclone V SoC Instrukcja Użytkownika   Altera Cyclone V SoC User Manual, 44 strony
DDR SDRAM Controller Instrukcja Użytkownika   Altera DDR SDRAM Controller User Manual, 106 strony
DDR Timing Wizard Instrukcja Użytkownika   Altera DDR Timing Wizard User Manual, 92 strony
Designing With Low-Level Primitives Instrukcja Użytkownika   Altera Designing With Low-Level Primitives User Manual, 56 strony
Device-Specific Power Delivery Network Instrukcja Użytkownika   Altera Device-Specific Power Delivery Network User Manual, 32 strony
Double Data Rate I/O Instrukcja Użytkownika   Altera Double Data Rate I/O User Manual, 22 strony
DQ (ALTDQ) Instrukcja Użytkownika   Altera DQ (ALTDQ) User Manual, 31 strony
DSP Development Kit, Cyclone II Edition Getting St Instrukcja Użytkownika   Altera DSP Development Kit, Cyclone II Edition Getting Started User Manual, 32 strony
DSP Development Kit, Stratix & Stratix Profess Instrukcja Użytkownika   Altera DSP Development Kit, Stratix & Stratix Professional Edition Getting Started User Manual, 26 strony
Dynamic Calibrated On-Chip Termination Instrukcja Użytkownika   Altera Dynamic Calibrated On-Chip Termination User Manual, 19 strony
DSP Development Kit, Stratix V Edition Instrukcja Użytkownika   Altera DSP Development Kit, Stratix V Edition User Manual, 58 strony
Early SSN Estimator Instrukcja Użytkownika   Altera Early SSN Estimator User Manual, 16 strony
DisplayPort MegaCore Function Instrukcja Użytkownika   Altera DisplayPort MegaCore Function User Manual, 195 strony