Altera HardCopy II Clock Uncertainty Calculator Instrukcja Użytkownika Strona 52

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 62
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 51
A–20 Altera Corporation
HardCopy II Clock Uncertainty Calculator User Guide
Inter-Clock Domain with Cascaded PLLs
Figure A–21 shows an example of a clock-pair = CLK8 to CLK11
Figure A–21. Inter-Clock Domain with Cascaded PLLs on the Destination Clock and One PLL on the Source
Clock
Table A–21 shows input of the PLL index for Figure A–21, with respect to
the source and destination clocks.
INBUF
CLK8
Source
Clock
Destination
Clock
Source
Regist
er
Destination
Register
PLL3
PLL9
PLL7
CLK10 CLK10
CLK6
Table A–21. Location of Input PLLs
Source Clock Destination Clock
1st PLL 2nd PLL 1st PLL 2nd PLL
3—97
Przeglądanie stron 51
1 2 ... 47 48 49 50 51 52 53 54 55 56 57 ... 61 62

Komentarze do niniejszej Instrukcji

Brak uwag