Many
Manuals
search
Kategorie
Marki
Strona główna
Altera
Urządzenia pomiarowe
Transceiver PHY IP Core
Instrukcja Użytkownika
Altera Transceiver PHY IP Core Instrukcja Użytkownika Strona 594
Pobierz
Podziel się
Dzielenie się
Dodaj do moich podręczników
Drukuj
Strona
/
702
Spis treści
BOOKMARKI
Oceniono
.
/ 5. Na podstawie
oceny klientów
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
Related Information
Component Interface Tcl Reference
UG-01080
2015.01.19
Transceiver PLL Signals
18-5
Transceiver PLL IP Core for Stratix V, Arria V, and Arria V GZ Devices
Altera Corporation
Send Feedback
1
2
...
589
590
591
592
593
594
595
596
597
598
599
...
701
702
101 Innovation Drive
1
San Jose, CA 95134
1
Contents
2
Altera Corporation
10
Native Transceiver PHYs
12
Transceiver PHY Modules
15
Resetting the Transceiver PHY
16
File Name Description
18
Unsupported Features
20
Getting Started Overview
21
Design Flows
22
Specifying Parameters
23
Simulate the IP Core
24
10GBASE-R PHY IP Core
25
Arria V GT 10GBASE-R
27
Transceiver Protocol
28
General Option Parameters
33
10GBASE-R PHY Interfaces
37
10GBASE-R PHY Data Interfaces
38
Reset Control and Power Down
46
Signal Name Directio
53
1588 Delay Requirements
54
10GBASE-R Parameters
63
Reconfig
67
10BASE-KR PHY Interfaces
75
Daisy-Chain Interface Signals
83
Bit R/W Name Description
100
PMA Registers
103
PCS Registers
104
Creating a 10GBASE-KR Design
105
Editing a 10GBASE-KR MIF File
106
Send Feedback
107
Design Example
108
SDC Timing Constraints
109
Acronyms
109
UG-01080
110
Subscribe
110
Related Information
111
Item Description
111
Device Family Support
112
1GbE Parameters
113
Speed Detection Parameters
114
PHY Analog Parameters
115
1G/10GbE PHY Interfaces
116
2015.01.19
117
1G/10GbE PHY Data Interfaces
118
Serial Data Interface
121
Register Interface Signals
123
Addr Bit R/W Name Description
124
1G/10 GbE GMII PCS Registers
127
Cntl &
131
Editing a 1G/10GbE MIF File
132
Creating a 1G/10GbE Design
133
Simulation Support
139
TimeQuest Timing Constraints
139
WAN Wide Area Network
140
XAUI PHY IP Core
141
XAUI PHY Release Information
142
Stratix V Devices
143
Parameterizing the XAUI PHY
143
XAUI PHY General Parameters
144
Name Value Description
145
XAUI PHY Analog Parameters
146
Advanced Options Parameters
148
XAUI PHY Configurations
149
XAUI PHY Ports
150
XAUI PHY Data Interfaces
151
SDR XGMII TX Interface
152
SDR XGMII RX Interface
153
XAUI Hard IP Core
154
Hard PCS
154
Soft PCS
154
Name Direction Description
157
Interlaken PHY IP Core
168
Parameter Value Description
170
Interlaken PHY Interfaces
173
Interlaken PHY PLL Interface
181
Preset C
198
PHY for PCIe (PIPE) Clocks
201
Signal Name
202
Direction Signal Name
202
PHY IP Core for PCI Express
204
Hard PCS and PMA
204
Phase 2 (Optional)
210
Phase 3 (Optional)
211
Custom PHY IP Core
214
Parameterizing the Custom PHY
216
Word Alignment Parameters
220
Rate Match FIFO Parameters
222
Byte Order Parameters
224
Analog Parameters
229
Presets for Ethernet
229
Interfaces
232
Configuration Bus Used Bits
234
Clock Interface
236
Optional Status Interface
237
Custom PHY PCS and PMA
241
Custom PHY IP Core Registers
242
Reset Controls –Manual Mode
243
Custom PCS
245
Dynamic Reconfiguration
246
Low Latency PHY IP Core
248
General Options Parameters
251
Additional Options Parameters
254
TX PLL (0–3)
258
(Refer to
258
Channel Interface
259
Low Latency PHY Interfaces
260
PMA and Light-Weight PCS
264
Data Rate (Mbps)
270
TX_tc lock_output
273
PDI O >R X_ deser
273
Serial Data Rate (Mbps)
277
Single-Width Double-Width
277
8-Bit 16-Bit 16-Bit 32-Bit
277
TX Data Word Description
285
RX Data Word Description
286
Deterministic PHY IP Core
291
Parameter Presets
301
Name Range Description
302
Parameter Range Description
304
PATTERN POLYNOMIAL
323
PCS-PMA Width
323
8-Bit 10-Bit 16-Bit 20-Bit
323
10G PCS Pattern Generators
340
Native PHY Common Interfaces
345
Standard PCS Interface Ports
351
Name Dir Synchronous to
353
Description
353
10G PCS Interface
356
10G PCS Interface Ports
357
×6/×N Bonded Clocking
367
Transceiver Bank
368
Slew Rate Settings
374
General Parameters
378
PMA Parameters
379
TX PMA Parameters
380
TX PLL Parameters
381
RX PMA Parameters
383
Standard PCS Parameters
385
Phase Compensation FIFO
387
Rate Match FIFO
390
Overview
484
Cyclone Device Family Support
485
Altera V-Series FPGA
520
Utilization
522
Embedded
529
Controller
529
Offset Cancellation
530
Duty Cycle Calibration
530
EyeQ Usage Example
536
Turning on Triggered DFE Mode
540
Channel Reconfiguration
550
PLL Reconfiguration
550
MIF Generation
554
MIF Format
555
Reduced MIF Creation
559
Register-Based Read
560
Direct Write Reconfiguration
561
Reconfiguration
565
Loopback Modes
575
Transceiver
576
Transceiver PHY Instance
579
Transceiver PHY
579
Reset Controller
579
Transceiver PLL Parameters
592
Transceiver PLL Signals
593
XCVR_IO_PIN_TERMINATION
596
XCVR_REFCLK_PIN_TERMINATION
597
XCVR_TX_SLEW_RATE_CTRL
597
XCVR_VCCR_ VCCT_VOLTAGE
598
CDR_BANDWIDTH_PRESET
598
PLL_BANDWIDTH_PRESET
599
XCVR_RX_DC_GAIN
599
XCVR_ANALOG_SETTINGS_PROTOCOL
599
XCVR_RX_COMMON_MODE_VOLTAGE
600
XCVR_RX_SD_ENABLE
601
XCVR_RX_SD_OFF
601
XCVR_RX_SD_ON
602
XCVR_RX_SD_THRESHOLD
602
XCVR_TX_COMMON_MODE_VOLTAGE
603
XCVR_TX_PRE_EMP_1ST_POST_TAP
603
XCVR_TX_RX_DET_ENABLE
603
XCVR_TX_RX_DET_MODE
604
XCVR_TX_VOD
604
XCVR_TX_VOD_PRE_EMP_CTRL_SRC
604
XCVR_RX_BYPASS_EQ_STAGES_234
606
XCVR_VCCA_VOLTAGE
607
XCVR_VCCR_VCCT_VOLTAGE
608
XCVR_TX_PRE_EMP_PRE_TAP_USER
615
XCVR_TX_PRE_EMP_2ND_POST_TAP
616
XCVR_TX_PRE_EMP_INV_2ND_TAP
616
XCVR_TX_PRE_EMP_INV_PRE_TAP
617
XCVR_TX_PRE_EMP_PRE_TAP
617
XCVR_TX_RX_DET_OUTPUT_SEL
618
XCVR_GT_IO_PIN_TERMINATION
628
XCVR_GT_RX_DC_GAIN
635
XCVR_GT_RX_CTLE
636
XCVR_GT_TX_PRE_EMP_ PRE_TAP
638
XCVR_GT_TX_VOD_MAIN_TAP
638
Transceivers
648
2013.12.20
650
Stratix IV GX Devices
651
Parameter Name
653
Comments
653
Custom PHY Width
659
Chapter Document
661
Changes Made
661
Date Document
676
How to Contact Altera
702
Komentarze do niniejszej Instrukcji
Brak uwag
Publish
Powiązane produkty i podręczniki dla Urządzenia pomiarowe Altera Transceiver PHY IP Core
Urządzenia pomiarowe Altera ByteBlaster II Instrukcja Użytkownika
(26 strony)
Urządzenia pomiarowe Altera Audio Video Development Kit, Stratix IV GX Edition Instrukcja Użytkownika
(58 strony)
Urządzenia pomiarowe Altera ByteBlasterMV Instrukcja Użytkownika
(26 strony)
Urządzenia pomiarowe Altera Clock Control Block IP Core Instrukcja Użytkownika
(26 strony)
Urządzenia pomiarowe Altera CIC MegaCore Function Instrukcja Użytkownika
(30 strony)
Urządzenia pomiarowe Altera Avalon Verification IP Suite Instrukcja Użytkownika
(178 strony)
Urządzenia pomiarowe Altera CRC Compiler Instrukcja Użytkownika
(30 strony)
Urządzenia pomiarowe Altera CPRI v6.0 MegaCore Function Instrukcja Użytkownika
(115 strony)
Urządzenia pomiarowe Altera Cyclone II FPGA Starter Instrukcja Użytkownika
(50 strony)
Urządzenia pomiarowe Altera Cyclone II PowerPlay Early Power Estimator Instrukcja Użytkownika
(48 strony)
Urządzenia pomiarowe Altera Cyclone III LS FPGA Instrukcja Użytkownika
(42 strony)
Urządzenia pomiarowe Altera CPRI IP Core Instrukcja Użytkownika
(220 strony)
Urządzenia pomiarowe Altera Cyclone V E FPGA Instrukcja Użytkownika
(38 strony)
Urządzenia pomiarowe Altera Cyclone V GT FPGA Instrukcja Użytkownika
(50 strony)
Urządzenia pomiarowe Altera Cyclone V GX FPGA Instrukcja Użytkownika
(38 strony)
Urządzenia pomiarowe Altera Cyclone V SoC Instrukcja Użytkownika
(44 strony)
Urządzenia pomiarowe Altera DDR SDRAM Controller Instrukcja Użytkownika
(106 strony)
Urządzenia pomiarowe Altera DDR Timing Wizard Instrukcja Użytkownika
(92 strony)
Urządzenia pomiarowe Altera Designing With Low-Level Primitives Instrukcja Użytkownika
(56 strony)
Urządzenia pomiarowe Altera Device-Specific Power Delivery Network Instrukcja Użytkownika
(32 strony)
Drukuj dokument
Drukuj stronę 594
Komentarze do niniejszej Instrukcji