Altera DisplayPort MegaCore Function Instrukcja Użytkownika Strona 100

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 195
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 99
Figure 7-7: Reconfiguration Top Manager FSM for Arria 10 Devices
This flow chart shows the reconfiguration FSM flow for Arria 10 transceivers. When the transceiver
detects a reconfiguration request (*_reconfig_req), it triggers the reconfiguration manager to reconfigure
RX, TX, and TX Analog, and exercise the respective Avalon-MM cycle in sequence.
FSM_START_RECONFIG
FSM_IDLE
rx_reconfig_req = 1
yes
no
tx_pll_reconfig_req = 1
yes
no
A10_dp_txpll_reconfig_mgmt
tx_reconfig_req = 1
yes
no
A10_dp_tx_reconfig_mgmt
A10_dp_rx_reconfig_mgmt
FSM_END_RECONFIG
rx_reconfig_req | tx_pll_reconfig_req | tx_reconfig_req
7-12
Arria 10 Finite-State Machine (FSM)
UG-01131
2015.05.04
Altera Corporation
DisplayPort IP Core Simulation Example
Send Feedback
Przeglądanie stron 99
1 2 ... 95 96 97 98 99 100 101 102 103 104 105 ... 194 195

Komentarze do niniejszej Instrukcji

Brak uwag