Altera ALTDQ_DQS2 Instrukcja Użytkownika Strona 42

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 100
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 41
Table 13: I/O Configuration Block Bit Value for Arria V GZ and Stratix V Devices
Bit
Bit Name/
Bit
Default Value
(Binary)
Min.
Value
Max.
Value
Inc. Value
5..0 padtoinputregisterdelaysetting 000000 intrin
sic
delay
787.5 ps +
intrinsic
delay
12.5 ps
11..6 padtoinputregisterrisefalldelayset‐
ting
000000 intrin
sic
delay
787.5 ps +
intrinsic
delay
12.5 ps
17..12 outputdelaysetting1 000000 intrin
sic
delay
787.5 ps +
intrinsic
delay
12.5 ps
23..18 outputdelaysetting2 000000 intrin
sic
delay
787.5 ps +
intrinsic
delay
12.5 ps
39..24 inputclkndelaysetting
inputclkdelaysetting
dutycycledelaymode
dutycycledelaysetting
0000000000000
000
Related Information
Stratix V Device Datasheet
DQS Configuration Block Bit Sequence for Arria V GZ and Stratix V Devices
The following tables lists the DQS configuration block bit sequence, description, and settings for Arria V
GZ and Stratix V devices.
42
DQS Configuration Block Bit Sequence for Arria V GZ and Stratix V Devices
UG-01089
2014.12.17
Altera Corporation
ALTDQ_DQS2 IP Core User Guide
Send Feedback
Przeglądanie stron 41
1 2 ... 37 38 39 40 41 42 43 44 45 46 47 ... 99 100

Komentarze do niniejszej Instrukcji

Brak uwag