Many
Manuals
search
Kategorie
Marki
Strona główna
Altera
Urządzenia pomiarowe
POS-PHY Level 4 IP Core
Instrukcja Użytkownika
Altera POS-PHY Level 4 IP Core Instrukcja Użytkownika Strona 130
Pobierz
Podziel się
Dzielenie się
Dodaj do moich podręczników
Drukuj
Strona
/
142
Spis treści
ROZWIĄZYWANIE PROBLEMÓW
BOOKMARKI
Oceniono
.
/ 5. Na podstawie
oceny klientów
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
F–6
Appendix F:
Static and Dynamic Phase
Alignment
AC Timing Analysis
POS-PHY Level 4 IP Core User Gu
ide
December 2014
Altera Corporation
1
2
...
125
126
127
128
129
130
131
132
133
134
135
...
141
142
User Guide
1
POS-PHY Level 4 IP Core
1
1. About This IP Core
3
General Description
5
Interfaces & Protocols
6
IP Core Verification
7
OpenCore Plus IP Evaluation
9
2. Getting Started
11
Using the Parameter Editor
12
Upgrading Outdated IP Cores
13
Specify Parameters
15
Simulate the Design
17
3. Parameter Settings
21
LVDS Data Rate
22
PLL Input Frequency
23
Data Path Width
23
Buffer Mode
23
Basic Parameters
24
Atlantic FIFO Buffer Clock
25
Atlantic Interface Width
25
Optional Features
26
Transmitter Options
27
Receiver Options
28
Starving Starving Starving
29
Starving Hungry Hungry
29
Starving Satisfied Satisfied
29
FIFO RAM Blocks
30
Note to Table 3–5:
31
Protocol Parameters
32
Features
39
Block Description
39
ALTLVDS_RX IP Core
41
Data Processor (rx_data_proc)
42
Atlantic Buffers
43
Individual Buffers
44
Status Processor
45
Notes to Figure 4–3:
46
Note to Table 4–1:
47
Notes to Figure 4–4:
48
Requirements for rxsys_clk
49
Reset Structure
50
Error Flagging and Handling
50
SPI-4.2 Protocol Errors
51
Notes to Table 4–3:
53
DIP-4 Marking
54
Notes to Figure 4–8:
56
Missing SOP
59
Missing EOP
60
Note to Table 4–7:
62
Note to Table 4–8:
63
Note to Table 4–9:
63
Latency Information
68
Data Processor (tx_data_proc)
74
Status Bypass Port
77
Clock Structure
78
Multiple Clock Domain
79
Notes to Figure 5–4:
80
Note to Table 5–5:
88
6. Testbench
99
Variation
100
Receiver
100
Receiver Testbench Examples
101
6–4 Chapter 6: Testbench
102
Chapter 6: Testbench 6–5
103
6–6 Chapter 6: Testbench
104
Chapter 6: Testbench 6–7
105
6–8 Chapter 6: Testbench
106
A. Start-Up Sequence
107
Troubleshooting
109
Issues and Tips—Miscellaneous
111
Separate PLLs
113
Shared PLL
113
"<rx_pll>"
114
Note to Table C–1:
115
D. Board Design
117
Probe Points
118
Spare Pins
119
JTAG Scan Chain
119
D–4 Appendix D: Board Design
120
Design for Testability
120
Introduction
121
Static Alignment
125
Dynamic Alignment
126
Altera Solutions
126
Dynamic Phase Alignment (DPA)
127
AC Timing Analysis
128
Budgets
129
G. Conversion from v2.2.x
131
Receiver Signals
132
Transmitter Signals
134
Additional Information
139
Note to Table:
140
Additional Information Info–3
141
Typographic Conventions
141
Info–4 Additional Information
142
Komentarze do niniejszej Instrukcji
Brak uwag
Publish
Powiązane produkty i podręczniki dla Urządzenia pomiarowe Altera POS-PHY Level 4 IP Core
Urządzenia pomiarowe Altera PowerPlay Early Power Estimator for Altera CPLDs Instrukcja Użytkownika
(30 strony)
Urządzenia pomiarowe Altera PowerPlay Early Power Estimator Instrukcja Użytkownika
(58 strony)
Urządzenia pomiarowe Altera PowerPlay Early Power Estimator Instrukcja Użytkownika
(58 strony)
Urządzenia pomiarowe Altera PCI Compiler Instrukcja Użytkownika
(360 strony)
Urządzenia pomiarowe Altera PowerPlay Early Power Estimator Instrukcja Użytkownika
(42 strony)
Urządzenia pomiarowe Altera PowerPlay Early Power Estimator Instrukcja Użytkownika
(40 strony)
Urządzenia pomiarowe Altera PowerPlay Early Power Estimator Instrukcja Użytkownika
(1 strony)
Urządzenia pomiarowe Altera QDRII SRAM Controller MegaCore Function Instrukcja Użytkownika
(68 strony)
Urządzenia pomiarowe Altera Reed-Solomon Compiler Instrukcja Użytkownika
(36 strony)
Urządzenia pomiarowe Altera Reed-Solomon II MegaCore Function Instrukcja Użytkownika
(29 strony)
Urządzenia pomiarowe Altera RLDRAM II Controller MegaCore Function Instrukcja Użytkownika
(62 strony)
Urządzenia pomiarowe Altera SDI Audio IP Cores Instrukcja Użytkownika
(49 strony)
Urządzenia pomiarowe Altera Shift Register IP Core Instrukcja Użytkownika
(14 strony)
Urządzenia pomiarowe Altera RapidIO II MegaCore Function Instrukcja Użytkownika
(218 strony)
Urządzenia pomiarowe Altera RapidIO MegaCore Function Instrukcja Użytkownika
(198 strony)
Urządzenia pomiarowe Altera SerialLite III Streaming MegaCore Function Instrukcja Użytkownika
(68 strony)
Urządzenia pomiarowe Altera Signal Integrity Development Kit, Stratix V GX Edi Instrukcja Użytkownika
(52 strony)
Urządzenia pomiarowe Altera Stratix II GX Embedded Gigabit Ethernet MAC/PHY Instrukcja Użytkownika
(18 strony)
Urządzenia pomiarowe Altera Stratix III Instrukcja Użytkownika
(34 strony)
Urządzenia pomiarowe Altera Stratix IV E FPGA Instrukcja Użytkownika
(58 strony)
Drukuj dokument
Drukuj stronę 130
Komentarze do niniejszej Instrukcji