Many
Manuals
search
Kategorie
Marki
Strona główna
Altera
Urządzenia pomiarowe
Embedded Peripherals IP
Instrukcja Użytkownika
Altera Embedded Peripherals IP Instrukcja Użytkownika Strona 219
Pobierz
Podziel się
Dzielenie się
Dodaj do moich podręczników
Drukuj
Strona
/
336
Spis treści
BOOKMARKI
Oceniono
.
/ 5. Na podstawie
oceny klientów
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
Figure 22-2: mSGDMA Module Configuration with Support for Memory-Mapped Streaming Reads to
the Avalon-ST data bus.
UG-01085
2014.24.07
Feature Description
22-3
Altera Modular Scatter-Gather DMA
Altera Corporation
Send Feedback
1
2
...
214
215
216
217
218
219
220
221
222
223
224
...
335
336
101 Innovation Drive
1
San Jose, CA 95134
1
Contents
2
Altera Corporation
10
Introduction
14
Device Support
15
December
16
Initial release. —
16
SDRAM Controller Core
17
Avalon-MM Interface
18
Off-Chip SDRAM Interface
18
Memory Profile Page
21
Timing Page
22
SDRAM Memory Model
23
Symptoms of an Untuned PLL
26
Example Calculation
27
Parameter Symbol
28
Value (ns) in -7 Speed Grade
28
Min. Max
28
Parameter Symbol Value (ns)
28
Tri-State SDRAM
31
Configuration Parameter
32
Interface
33
Reset and Clock Requirements
38
Architecture
38
Block Level Usage Model
39
Compact Flash Core
41
Required Connections
42
(32-bit Word Address)
54
Register Name R/W
54
Bit Description
54
JTAG UART Core
58
Read and Write FIFOs
59
JTAG Interface
59
Host-Target Connection
59
Simulation Settings
61
UART Core
70
RS-232 Interface
71
Transmitter Logic
71
Instantiating the Core
72
Data Bits, Stop Bits, Parity
73
Synchronizer Stages
74
Flow Control
74
Streaming Data (DMA) Control
74
Request Description
79
Bit Name Access Description
81
May 2008
86
16550 UART
87
Unsupported Features
88
General Architecture
90
Configuration Parameters
90
DMA Support
91
FPGA Resource Usage
91
Timing and Fmax
92
Avalon-MM Slave
93
Overrun/Underrun Conditions
94
Hardware Auto Flow-Control
95
16550 UART API
98
Private APIs
99
UART Device Structure
100
Figure 9-7:
101
Driver Examples
102
UG-01085
103
2014.24.07
103
Document Revision History
106
SPI Core
107
txdata
108
Receiver Logic
109
Master and Slave Modes
109
Slave Mode Operation
110
Multi-Slave Environments
110
Configuration
111
Data Register Settings
112
Timing Settings
112
Software Programming Model
113
Software Files
114
Register Map
115
# Name Description
116
Date and
118
Document
118
Core Overview
119
Functional Description
119
Interrupt Behavior
121
PIO Core
123
Data Input and Output
124
Edge Capture
124
IRQ Generation
124
Example Configurations
125
Input Options
126
Operation
132
PCI Lite Core
135
Avalon-MM Ports
137
Prefetchable Avalon-MM Master
137
I/O Avalon-MM Master
138
PCI Bus Access Slave
138
Master and Target Performance
139
Space Indicator
141
(Bits 1:0)
141
Description
141
Avalon-to-PCI Write Request
142
Ordering of Requests
143
Send Feedback
145
PCI Timing Constraint Files
146
Simulation Considerations
147
Simulation Flow
149
MDIO Core
151
MDIO Frame Format (Clause 45)
152
MDIO Clock Generation
153
Interfaces
153
Parameter
154
Configuration Registers
154
On-Chip FIFO Memory Core
156
Offset Bits Field Description
158
FIFO Settings
161
Interface Parameters
161
Software Control
163
Field Type Description
164
Bit(s) Name Description
164
Software Example
166
On-Chip FIFO Memory API
167
Multi-Channel Shared FIFO
176
Parameters
177
Address Width
178
Name Access Reset
180
Bytes Converter Cores
185
Feature Property
186
Transaction
190
DMA Descriptors
197
Error Conditions
198
Signal Type Description
199
Timeouts
206
Data Structure
207
SG-DMA API
208
Name Description
209
Overview
217
Feature Description
217
Component Interface
220
Descriptor Slave Port
221
Component GUI
222
Byte Lanes
223
Read and Write Address Fields
224
Length Field
224
Sequence Number Field
225
Read and Write Stride Fields
225
Control Field
225
Bit Sub-Field Name Definition
226
Register Map of mSGDMA
228
Status Register
229
Control Register
229
Bit Name Description
230
Offset Access 3 2 1 0
230
Unsupported Feature
231
DMA Controller Core
232
Setting Up DMA Transactions
233
Advanced Options
235
Video Sync Generator
242
Parameter Name Description
244
Horizontal sync pulse
245
Horizontal front porch
245
Horizontal blank pixels
245
Pixel Converter
246
Interval Timer Core
249
Counter Size
251
Hardware Options
251
Bit Name R/W/C Description
255
Mutex Core
258
Mutex API
260
Mailbox Core
264
Mailbox API
267
Functional Blocks
273
Register Maps
275
Run-time Initialization
285
Board Support Package
285
VIC IRQ RRS RIL
291
November
293
Altera FPGA
294
Core Behavior
295
System ID Core
298
Performance Counter Core
301
Global Counter
302
Using the Performance Counter
304
Name (1) Meaning
305
Performance Counter API
306
PERF_START_MEASURING()
307
PERF_STOP_MEASURING()
307
PERF_BEGIN()
307
PERF_END()
308
PLL Cores
312
Registers
313
PLL Core
313
ALTPLL Megafunction
313
Instantiating the PLL Core
314
Altera MSI to GIC Generator
320
Interrupt Servicing Process
321
Registers of Component
322
Altera SMBus Core Interface
324
Component Parameterization
326
Frequency Register
331
32-bit Counter
332
Software Access
334
Implementation Details
335
IP Caveats
336
Komentarze do niniejszej Instrukcji
Brak uwag
Publish
Powiązane produkty i podręczniki dla Urządzenia pomiarowe Altera Embedded Peripherals IP
Urządzenia pomiarowe Altera JESD204B IP Instrukcja Użytkownika
(158 strony)
Urządzenia pomiarowe Altera Low Latency Ethernet 10G MAC Instrukcja Użytkownika
(109 strony)
Urządzenia pomiarowe Altera LVDS SERDES Transmitter / Receiver Instrukcja Użytkownika
(72 strony)
Urządzenia pomiarowe Altera Nios II Embedded Evaluation Kit Cyclone III Editio Instrukcja Użytkownika
(3 strony)
Urządzenia pomiarowe Altera IP Compiler for PCI Express Instrukcja Użytkownika
(372 strony)
Urządzenia pomiarowe Altera Parallel Flash Loader IP Instrukcja Użytkownika
(57 strony)
Urządzenia pomiarowe Altera Nios II Embedded Evaluation Kit Cyclone III Editio Instrukcja Użytkownika
(80 strony)
Urządzenia pomiarowe Altera Nios II C2H Compiler Instrukcja Użytkownika
(138 strony)
Urządzenia pomiarowe Altera RAM-Based Shift Register Instrukcja Użytkownika
(26 strony)
Urządzenia pomiarowe Altera RAM Initializer Instrukcja Użytkownika
(0 strony)
Urządzenia pomiarowe Altera Phase-Locked Loop Reconfiguration IP Core Instrukcja Użytkownika
(51 strony)
Urządzenia pomiarowe Altera SCFIFO Instrukcja Użytkownika
(28 strony)
Urządzenia pomiarowe Altera SDI II MegaCore Instrukcja Użytkownika
(89 strony)
Urządzenia pomiarowe Altera SerialLite II IP Core Instrukcja Użytkownika
(110 strony)
Urządzenia pomiarowe Altera Serial Digital Interface (SDI) MegaCore Function Instrukcja Użytkownika
(140 strony)
Urządzenia pomiarowe Altera 100G Development Kit, Stratix V GX Edition Instrukcja Użytkownika
(44 strony)
Urządzenia pomiarowe Altera 100G Interlaken MegaCore Function Instrukcja Użytkownika
(111 strony)
Urządzenia pomiarowe Altera Stratix V Avalon-MM Interface for PCIe Solutions Instrukcja Użytkownika
(184 strony)
Urządzenia pomiarowe Altera 10-Gbps Ethernet MAC MegaCore Function Instrukcja Użytkownika
(175 strony)
Urządzenia pomiarowe Altera Triple Speed Ethernet MegaCore Function Instrukcja Użytkownika
(223 strony)
Drukuj dokument
Drukuj stronę 219
Komentarze do niniejszej Instrukcji