Many
Manuals
search
Kategorie
Marki
Strona główna
Altera
Urządzenia pomiarowe
SerialLite II IP Core
Instrukcja Użytkownika
Altera SerialLite II IP Core Instrukcja Użytkownika Strona 86
Pobierz
Podziel się
Dzielenie się
Dodaj do moich podręczników
Drukuj
Strona
/
110
Spis treści
BOOKMARKI
Oceniono
.
/ 5. Na podstawie
oceny klientów
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
4–32
Chapter 4:
Functiona
l Description
MegaCore Verification
SerialLite II MegaCore Function
January 2014
Altera
Corporation
User Guide
1
2
...
81
82
83
84
85
86
87
88
89
90
91
...
109
110
User Guide
1
Contents
3
Chapter 5. Testbench
5
Release Information
6
Device Family Support
6
Features
7
General Description
8
(EP2GX90FF1508C3)
10
Notes to Table 1–3:
11
Installation and Licensing
13
OpenCore Plus Evaluation
14
Simulate with Testbench
16
Design Flow
17
Parameterize
18
Set Up Simulation
21
Generate Files
21
Simulate the Design
22
Instantiate the MegaCore
22
Specify Constraints
22
Compile and Program
23
3. Parameter Settings
24
Link Consistency
25
Physical Layer Configuration
25
Transfer size
26
Reference Clock Frequency
26
Port Type
27
Notes to Figure 3–3:
28
Note to Figure 3–4:
28
Note to Figure 3–5:
29
Notes to Figure 3–6:
29
Self Synchronized Link Up
30
Number of Lanes
31
Scramble
32
De-Scramble
32
Broadcast Mode
32
Clock Compensation
33
Link Layer Configuration
34
Retry-on-error Disabled
35
Retry-on-error Enabled
35
Segment Size
35
Retry-on-error
36
Retry-on-error Responses
37
Flow Control
38
Notes to Figure 3–12:
41
Notes to Table 3–6:
42
Transmit/Receive FIFO Buffers
43
FIFO Buffer Size
44
FIFO Buffer Structure
44
16-Bit Versus 32-Bit CRC
46
Transceiver Configuration
47
Transmitter Buffer Power (V
48
Equalizer Control Settings
48
Bandwidth Mode
48
Starting Channel number
49
ALTGX Support Signals
50
Error Handling
51
Optimizing the Implementation
52
Feature Selection
53
Running Different Seeds
53
Limiting Fanout
53
Floorplanning
53
Minimizing Memory Utilization
54
4. Functional Description
55
Atlantic Interface
56
High-Speed Serial Interface
57
Clocks and Data Rates
58
External Clock Modes
59
SerialLite II Deskew Support
60
Note to Figure 4–6:
61
Note to Figure 4–7:
62
Note to Figure 4–8:
63
Note to Figure 4–9:
64
Note to Figure 4–10:
65
Note to Figure 4–11:
66
Note to Figure 4–14:
69
Initialization and Restart
71
Multiple Core Configuration
72
Compilation
73
Testbench
74
Simulation Support
74
Notes to Table 4–5:
77
Notes to Table 4–6:
79
Notes to Table 4–7:
81
Notes to Table 4–8:
81
Notes to Table 4–9:
82
Note to Table 4–10:
84
MegaCore Verification
85
5. Testbench
87
Testbench Specifications
88
Notes to Figure 5–1:
89
5–4 Chapter 5: Testbench
90
Simulation Flow
91
Running a Simulation
92
Chapter 5: Testbench 5–7
93
Testbench Time-Out
94
Verilog HDL
95
5–10 Chapter 5: Testbench
96
Chapter 5: Testbench 5–11
97
Chapter 5: Testbench 5–13
99
5–14 Chapter 5: Testbench
100
Status Monitors (pin_mon)
101
Pin_mon Tasks - Verilog HDL
102
Chapter 5: Testbench 5–17
103
5–18 Chapter 5: Testbench
104
Chapter 5: Testbench 5–19
105
5–20 Chapter 5: Testbench
106
Chapter 5: Testbench 5–21
107
Additional Information
108
Typographic Conventions
109
Visual Cue Meaning
110
Komentarze do niniejszej Instrukcji
Brak uwag
Publish
Powiązane produkty i podręczniki dla Urządzenia pomiarowe Altera SerialLite II IP Core
Urządzenia pomiarowe Altera Serial Digital Interface (SDI) MegaCore Function Instrukcja Użytkownika
(140 strony)
Urządzenia pomiarowe Altera 100G Development Kit, Stratix V GX Edition Instrukcja Użytkownika
(44 strony)
Urządzenia pomiarowe Altera 100G Interlaken MegaCore Function Instrukcja Użytkownika
(111 strony)
Urządzenia pomiarowe Altera Stratix V Avalon-MM Interface for PCIe Solutions Instrukcja Użytkownika
(184 strony)
Urządzenia pomiarowe Altera 10-Gbps Ethernet MAC MegaCore Function Instrukcja Użytkownika
(175 strony)
Urządzenia pomiarowe Altera Triple Speed Ethernet MegaCore Function Instrukcja Użytkownika
(223 strony)
Urządzenia pomiarowe Altera 8B10B Encoder/Decoder MegaCore Function Instrukcja Użytkownika
(32 strony)
Urządzenia pomiarowe Altera 50G Interlaken MegaCore Function Instrukcja Użytkownika
(94 strony)
Urządzenia pomiarowe Altera Advanced SEU Detection IP Core Instrukcja Użytkownika
(22 strony)
Urządzenia pomiarowe Altera Active Serial Memory Interface Instrukcja Użytkownika
(36 strony)
Urządzenia pomiarowe Altera I/O Phase-Locked Loop (Altera IOPLL) IP Core Instrukcja Użytkownika
(11 strony)
Urządzenia pomiarowe Altera OCT Instrukcja Użytkownika
(10 strony)
Urządzenia pomiarowe Altera Embedded Systems Development Kit, Cyclone III Edit Instrukcja Użytkownika
(82 strony)
Urządzenia pomiarowe Altera Phase-Locked Loop Instrukcja Użytkownika
(18 strony)
Urządzenia pomiarowe Altera 40-Gbps Ethernet MAC and PHY MegaCore Function Instrukcja Użytkownika
(199 strony)
Urządzenia pomiarowe Altera SDK for OpenCL Cyclone V SoC Instrukcja Użytkownika
(39 strony)
Urządzenia pomiarowe Altera PHYLite Instrukcja Użytkownika
(61 strony)
Urządzenia pomiarowe Altera RTE for OpenCL Instrukcja Użytkownika
(53 strony)
Urządzenia pomiarowe Altera ALTPLL (Phase-Locked Loop) IP Core Instrukcja Użytkownika
(69 strony)
Urządzenia pomiarowe Altera Arria 10 Avalon-MM DMA Instrukcja Użytkownika
(133 strony)
Drukuj dokument
Drukuj stronę 86
Komentarze do niniejszej Instrukcji